#### به نام خدا

### پروژه دوم آزمایشگاه طراحی و ساخت مایکروویو و نوری

# «طراحی و پیاده سازی ساختارهای صفحه ای غیرفعال با استفاده از خطوط ریزنواری ۳» نیمسال دوم سال تحصیلی ۱۴۰۱-۱۴۰۰

#### ۱ - ۱ - مقدمه

خطوط نواری و ریزنواری از پر کاربردترین محیطهای انتشار در محدوده مایکروویو و موج میلیمتری است. خطوط نواری و ریزنواری نسبت به سایر محیطهای انتشار، نظیر موجبر و کابل کواکسیال مزیتهایی دارد که از آن جمله می توان به ابعاد کوچک، سهولت ساخت و قابلیت اتصال به سایر اجزا و قطعات گسسته مایکروویو اشاره نمود؛ اما تلفات خطوط نواری و ریزنواری به صورت نوعی، نسبت به موجبر و کابل کواکسیل بیشتر است و بیشینه توان قابل انتقال در آنها، نسبت به موجبر و کابل کواکسیل کمتر است. با توجه به مطالب بیان شده، در بسیاری از مواقع، برای طراحی و ساخت مدارهای ترکیبی مایکروویو و اجزای آنها از خطوط ریزنواری یا نواری استفاده می شود. در خطوط نواری، مودهای TEM خالص قابلیت انتشار دارد و در آن واپاشی  $^{\Lambda}$  رخ نمی دهد. مودهای منتشر شده در خطوط ریزنواری شبه TEM است.

در این پروژه، برای آشنایی دانشجویان با نحوه طراحی، ساخت و آزمایش مدارهای صفحهای مایکروویو، سه ساختار مجزا در قالب آزمایش ۱ تا ۴ معرفی شده است و لازم است هریک از دانشجویان بر اساس لیست بارگذاری شده در سایت درس، پروژه مربوط به خود را در فرکانس بیان شده، دنبال کند. این موارد شامل تزویج کننده جهتی به تزویج کننده شاخهای به تزویج کننده توان ویلکینسون است.

 $<sup>^{1}</sup>$  Planar

<sup>&</sup>lt;sup>2</sup> Passive

<sup>&</sup>lt;sup>3</sup> Microstrip

<sup>&</sup>lt;sup>4</sup> Strip-line

<sup>&</sup>lt;sup>5</sup> Coaxial

<sup>&</sup>lt;sup>6</sup> Discrete

<sup>&</sup>lt;sup>7</sup> Microwave hybrid circuits

<sup>&</sup>lt;sup>8</sup> Dispersion

<sup>9</sup> Directional coupler

 $<sup>^{10}</sup>$  Branch-line coupler

### ۱- ۲- طراحی و پیادهسازی خطوط ریزنواری

برای پیادهسازی خطوط ریزنواری از مدار چاپی استفاده می شود. در این ساختار، الگوی طراحی شده ی شما، روی یک سمت یک لایه ی عایقی چاپ شده و صفحه ی دیگر، صفحه ی به اصطلاح زمین را می سازد. نمایی از این ساختار در شکل (۱-۱) دیده می شود.



شکل (۱-۱) نحوه ساخت خطوط ریزنواری با استفاده از مدارهای چاپی

در این پروژه، از زیرلایه RO4003 استفاده می شود که مشخصات آن در جدول (۱-۱) گزارش شده است. H ضخامت زیرلایه و T ضخامت مس است.

جدول (۱-۱) مشخصات زيرلايه RO4003

| $arepsilon_r$ | $	an\delta$ | Dielectric Thickness (H) | Copper Thickness (T) |
|---------------|-------------|--------------------------|----------------------|
| 3.55          | 0.0027      | 20 mil (0.504 mm)        | $35~\mu\mathrm{m}$   |

بسیار مهم: حداقل عرض خط قابل ساخت 0.2 است و امکان ساخت خطوطی با عرض کمتر از بسیار مهم: 0.2 است و در صورتی که فاصله بین دو 0.2 است و در صورتی که فاصله بین دو هادی مجاور 0.2 است و در صورتی که فاصله بین دو هادی مجاور، کمتر از 0.2 باشد، در حین مراحل ساخت، بر خلاف انتظار، به هم متصل خواهد شد. هنگام طراحی مدار چاپی، به هیچ وجه، استفاده از سوراخهای متالیزه یا المانهای دیگر، مجاز نیست. ابعاد بردی که در اختیار دارید 0.2 د 0.2 د 0.2 است. البته برای بخش اختیاری، میتوانید از ابعاد 0.2 درصدی نمره نیز استفاده کنید. استفاده از ابعاد بزرگتر در بخش اصلی یا اختیاری، باعث کاهش 0.2 درصدی نمره طراحی آن بخش شما می شود. سعی کنید در مدارهای خود، از خطوط انتقال صاف استفاده کنید تا بتوانید

<sup>&</sup>lt;sup>1</sup> Minimum Line Width

<sup>&</sup>lt;sup>2</sup> Minimum Spacing

تمامی ناپیوستگیها را به درستی در شبیه سازی شماتیک مدل کنید. برای مثال، در طراحی تقسیم کننده توان ویلکینسون و تزویج کننده (به جای دایروی) رسم کنید.

## ۱- ۳- آزمایش مدار و اندازهگیری پارامترهای پراکندگی

برای آزمایش ادوات طراحی شده توسط دانشجویان، از ساختاری مطابق شکل (۱- ۲) استفاده می شود.



شکل (۱- ۲) دو نما از ساختار مورد استفاده برای آزمایش ادوات طراحی شده

در این ساختار، محل قرارگیری کانکتورها متغیر است و مدار چاپی طراحی شده توسط هریک از دانشجویان، با پیچ بر روی جعبه بسته میشود و مورد آزمایش قرار میگیرد. فاصله ی هر دو سوراخ مجاور، در میتواند دقیقا در وسط هر یک از سوراخها قرار بگیرد. محل قرارگیری هر کانکتور به شکل زیر است:



شکل (۱ - ۳) محل قرارگیری ممکن برای هر کانکتور

همانطور که در شکل (۱- ۲) مشاهده می شود، مجموعا، تعداد زیادی سوراخ برای بسته شدن پیچها در نظر گرفته شده است؛ اما لازم نیست همه ی این سوراخها هنگام طراحی نقشه برد مدار چاپی مورد استفاده قرار گیرد. لازم است پس از طراحی تزویج کننده، در قسمتهای میانی برد و اطراف خطوط ریزنواری به تعداد

کافی پیچ وجود داشته باشد. همچنین در اطراف هریک از بردها، چهار پیچ تعبیه شده است که هر چهار تای آنها در نقشه دانشجویان قرار می گیرد و لازم است حتما مورد استفاده قرار گیرد (گوشهای ترین پیچها). در حین مراحل طراحی ممکن است، برخی خطوط، از روی محل قرار گیری سوراخها عبور کند و این کار، تاثیری در پاسخ نخواهد داشت؛ بنابراین پس از طراحی تزویج کننده، حتما سوراخهایی برای بسته شده پیچ در اطراف برد و چند پیچ در قسمت میانی آن در نظر بگیرید و لازم است پیچهای انتخابی شما دقیقا بر پیچهای تعبیه شده در قالب نقشه مدار چاپی (Carrier\_Size.dwg) منظبق باشد. به عبارت دیگر، کافی است پیچهایی را که نمیخواهید استفاده کنید، از لایه Hole حذف نمایید. برای مثال، نقشهی یک تزویج کننده ی شاخهای مانند شکلهای زیر است. می بینید که تمامی خطوط صاف هستند و فاصله ها طوری تنظیم شده اند که اتصال به کانکتور ممکن باشد. همچنین مدار با تعدادی از سوراخ ها تلاقی داشته که آن ها دف شده اند.



شکل (۱ - ۵) طرح نهایی یک BLC طراحی شده روی برد اشارهشده با حذف سوراخهای اضافی



شکل (۱ - ۴) یک BLC طراحی شده روی برد اشاره شده

توجه می کنیم که چهار سوراخ گوشه حتما باید در طرح شما باقی بمانند (مانند شکل (۱ – ۵)). در این پروژه از کانکتور PE4099 استفاده می شود که ابعاد و سایر مشخصات آن در برگه اطلاعات آن که در سامانه قرار گرفته است موجود است. برای شبیه سازی گذار از کابل کواکسیل به خط نواری، کافی است از یک استوانه به قطر بخش عایقی استفاده کرده و با شرط مرزی مناسب، آن را شبیه سازی کنید. توجه کنید که نیازی به بررسی اثرات دیگر نیست و تاثیر زیادی در طراحی شما نخواهد داشت.



شكل (۱ - ۶) نمايي از كانكتور PE4099

\_

<sup>&</sup>lt;sup>1</sup> Datasheet

# ۱- ۴- آزمایش شماره ۱: طراحی و ساخت تزویج کننده جهتی

برای آشنایی با نحوه پیادهسازی تزویج کننده جهتی با استفاده از خطوط نواری تزویجشده، به کتاب پوزار مراجعه کنید. ضریب تزویج را 16dB در نظر بگیرید. لازم است طراحی به گونهای صورت پذیرد که فاصله خروجیهای Thru و Coupled تا محل کانکتورهای خروجی، یکسان باشد تا بتوان اختلاف فاز بین این دو دهانه را، هنگام اندازه گیری، با مقادیر مورد نظر مقایسه کرد.

الف) با استفاده از روابط کتاب پوزار و نرمافزار linecalc، امپدانس مودهای زوج و فرد را محاسبه کرده و با یکدیگر مقایسه کنید. ابعاد خطوط ریزنواری تزویج شده را با استفاده از نمودارهای رسم شده در کتاب پوزار و نرمافزار linecalc، محاسبه (و مقایسه) نمایید.

ب) ساختار تزویج کننده را با در نظر گرفتن ناپیوستگیها، در محیط شماتیک نرمافزار ADS شبیهسازی کنید و با رسم نمودار پارامترهای پراکندگی، نتایج را با اهداف طراحی مقایسه کنید. در صورت وجود اختلاف با اهداف طراحی، ساختار را بهینهسازی کنید. اختلاف فاز بین دهانه Thru و Coupled باید ۹۰ درجه باشد. توجه کنید که باید تمامی خطوط اضافه که برای اتصال مدار به کانکتورها استفاده کردهاید را به همراه تمامی ناپیوستگیهای مدار، لحاظ کنید.

پ) ساختار تزویج کننده را در محیط EM نرمافزار ADS، شبیه سازی کنید. نمودار پارامترهای پراکندگی را رسم کرده و با اهداف طراحی مقایسه نمایید. ساختار تزویج کننده را در محیط شبیه سازی الله بهینه سازی کنید.

**توجه:** قبل از بهینهسازی، به طور شهودی توضیح دهید که پارامترهای مسئله باید چگونه تغییر کنند تا یاسخ بدست آمده، به یاسخ مطلوب نزدیک تر شود.

ت) شبیه سازی گذار از کواکسیل به خط ریزنواری: با توجه به اطلاعات کانکتور (که در سایت درس بارگذاری شده است)، گذار از کابل کواکسیل به خط ریزنواری را شبیه سازی کنید. توجه نمایید که هنگام شبیه سازی، دهانه ها، از یک طرف ساختار به کابل کواکسیل و از طرف دیگر به خط ریزنواریِ قرار گرفته در طراحی شما متصل خواهد شد. تمامی تمهیدات مورد نیاز برای شبیه سازی صحیح این گذار را توضیح در شبیه سازی خود لحاظ کنید. این بخش را HFSS یا CST شبیه سازی کنید.

نمودار تلفات بازگشتی و تلفات عبوری را رسم کنید. از این اتصال، تا چه فرکانسی میتوان استفاده کرد؟ بیشینه فرکانس قابل استفاده را با محدوده فرکانسی پیشنهادی سازنده کانکتور مقایسه کنید.

ث) ساختار کلی را (به همراه گذار از کابل کواکسیل به خط ریزنواری) با استفاده از نرمافزار HFSS یا

\_

<sup>&</sup>lt;sup>1</sup> Pozar

CST تحلیل کنید و با نتایج شبیهسازی ADS مقایسه کنید. نیازی به رسم کل ساختار از ابتدا نیست و می توانید از Export کردن مدار Layout در ADS استفاده کنید.

ج) پهنای باند ساختار طراحی شده را به ازای تلفات بازگشتی بزرگتر از +15 محاسبه و گزارش کنید. نمودار اختلاف فاز دهانه +15 و +15 را در این محدوده فرکانسی رسم کنید.

چ) اختیاری: با به کارگیری روش مناسب، پهنای باند تزویج کننده جهتی را افزایش دهید. نمودار پارامترهای پراکندگی ساختار بهینه شده را رسم کرده و پهنای باند را گزارش کنید. نمودار اختلاف فاز دهانه Thru و Coupled را رسم کنید. (راهنمایی: یکی از روشهای افزایش پهنای باند، روش چند قسمت کردن تزویج کننده است که برای آشنایی با آن می توانید به کتابها و مقالات مراجعه کنید. باید تئوری کار را توضیح داده و تمامی مراحل قبل را برای طراحی خود تکرار کنید.)

ح) نقشه برد مدار چاپی را مطابق فایل راهنما و بر اساس نقشه استاندارد (فایل Carrier\_Size.dwg) طراحی کرده و به صورت زیر نام گذاری کنید:

### $StudentID\_Proj2\_Exp1.dwg$

نقشه برد مدار چاپی را به همراه فایل Word/LaTeX و pdf گزارش، در قالب یک فایل zip. ارسال کنید. نحوه نام گذاری فایل zip. مطابق قالب نامگذاری نقشه مدار چاپی باشد. تمامی فایلهای شبیه سازی را نیز پیوست کنید. البته نیازی به پوشههای مربوط به results نیست و می توانید با حذف آنها، حجم فایلهای تحویلی خود را شدیدا کاهش دهید.

## -0 آزمایش شماره 7: طراحی و ساخت تزویج کننده شاخهای -0

برای آشنایی با تزویج کننده شاخهای، به کتاب پوزار مراجعه کنید.

الف) با استفاده از نرمافزار linecalc ابعاد تزویج کننده را محاسبه نمایید.

ب) ساختار تزویج کننده را با در نظر گرفتن ناپیوستگیها، در محیط شماتیک نرمافزار ADS شبیهسازی کنید و با رسم نمودار پارامترهای پراکندگی، نتایج را با اهداف طراحی مقایسه کنید. در صورت وجود اختلاف با اهداف طراحی، ساختار را بهینهسازی کنید. اختلاف فاز خروجیهای تزویج کننده را رسم نمایید. پراکندگی ساختار تزویج کننده را در محیط EM نرمافزار ADS، شبیهسازی کنید. نمودار پارامترهای پراکندگی را رسم کرده و با اهداف طراحی مقایسه نمایید. در نهایت، ساختار تزویج کننده را در محیط EM بهینهسازی کنید. اختلاف فاز خروجیهای تزویج کننده را رسم نمایید.

۶

<sup>&</sup>lt;sup>1</sup> Multisection coupled line coupler

<sup>&</sup>lt;sup>2</sup> Branch line coupler

**توجه:** قبل از بهینهسازی، به طور شهودی توضیح دهید که پارامترهای مسئله باید چگونه تغییر کنند تا پاسخ بدست آمده، به پاسخ مطلوب نزدیک تر شود.

ت) شبیه سازی گذار از کواکسیل به خط ریزنواری: با توجه به اطلاعات کانکتور (که در سایت درس بارگذاری شده است)، گذار از کابل کواکسیل به خط ریزنواری را شبیه سازی کنید. توجه نمایید که هنگام شبیه سازی، دهانه ها، از یک طرف ساختار به کابل کواکسیل و از طرف دیگر به خط ریزنواریِ قرار گرفته در طراحی شما متصل خواهد شد. تمامی تمهیدات مورد نیاز برای شبیه سازی صحیح این گذار را توضیح در شبیه سازی خود لحاظ کنید. این بخش را HFSS یا CST شبیه سازی کنید.

نمودار تلفات بازگشتی و تلفات عبوری را رسم کنید. از این اتصال، تا چه فرکانسی می توان استفاده کرد؟ بیشینه فرکانس قابل استفاده را با محدوده فرکانسی پیشنهادی سازنده کانکتور مقایسه کنید.

- ث) ساختار کلی را (به همراه گذار از کابل کواکسیل به خط ریزنواری) با استفاده از نرمافزار HFSS یا CST تحلیل کنید و با نتایج شبیهسازی ADS مقایسه کنید. نیازی به رسم کل ساختار از ابتدا نیست و میتوانید از Export کردن مدار Layout در ADS استفاده کنید.
- ج) پهنای باند ساختار طراحی شده را به ازای تلفات بازگشتی بزرگتر از +15 محاسبه و گزارش کنید. نمودار اختلاف فاز دهانههای خروجی را در این محدوده فرکانسی رسم کنید.
- چ) اختیاری: با به کارگیری روش مناسب، پهنای باند تزویج کننده شاخهای را افزایش دهید. نمودار پارامترهای پراکندگی ساختار بهینه شده را رسم کرده و پهنای باند را گزارش کنید. نمودار اختلاف فاز دهانههای خروجی را رسم کنید. (راهنمایی: یکی از روشهای افزایش پهنای باند، استفاده از روش چند قسمت کردن تزویج کننده است که برای آشنایی با آن می توانید به کتابها و مقالات مراجعه کنید. باید تئوری کار را توضیح داده و تمامی مراحل قبل را برای طراحی خود تکرار کنید.)
- ح) نقشه برد مدار چاپی را مطابق فایل راهنما و بر اساس نقشه استاندارد (فایل Carrier\_Size.dwg) طراحی کرده و به صورت زیر نامگذاری کنید:

### $StudentID\_Proj2\_Exp2.dwg$

نقشه برد مدار چاپی را به همراه فایل Word/LaTeX و pdf گزارش، در قالب یک فایل zip. ارسال کنید. نحوه نام گذاری فایل zip. مطابق قالب نامگذاری نقشه مدار چاپی باشد. تمامی فایلهای شبیه سازی را نیز پیوست کنید. البته نیازی به پوشههای مربوط به results نیست و می توانید با حذف آنها، حجم فایلهای تحویلی خود را شدیدا کاهش دهید.

## Rat-race ازمایش شماره $\pi$ : طراحی و ساخت تزویج کننده -۶ -۱

برای آشنایی با تزویج کننده Rat-race، به کتاب پوزار مراجعه کنید.

الف) با استفاده از نرمافزار linecalc ابعاد تزويج كننده را محاسبه نماييد.

ب) ساختار تزویج کننده را با در نظر گرفتن ناپیوستگیها، در محیط شماتیک نرمافزار ADS شبیهسازی کنید و با رسم نمودار پارامترهای پراکندگی، نتایج را با اهداف طراحی مقایسه کنید. در صورت وجود اختلاف با اهداف طراحی، ساختار را بهینهسازی کنید. اختلاف فاز خروجیهای تزویج کننده را رسم نمایید. پ) ساختار تزویج کننده را در محیط EM نرمافزار ADS، شبیهسازی کنید. نمودار پارامترهای پراکندگی را رسم کرده و با اهداف طراحی مقایسه نمایید. در نهایت، ساختار تزویج کننده را در محیط EM بهینهسازی کنید. اختلاف فاز خروجیهای تزویج کننده را رسم نمایید.

**توجه**: قبل از بهینهسازی، به طور شهودی توضیح دهید که پارامترهای مسئله باید چگونه تغییر کنند تا پاسخ بدست آمده، به پاسخ مطلوب نزدیک تر شود.

ت) شبیه سازی گذار از کواکسیل به خط ریزنواری: با توجه به اطلاعات کانکتور (که در سایت درس بارگذاری شده است)، گذار از کابل کواکسیل به خط ریزنواری را شبیه سازی کنید. توجه نمایید که هنگام شبیه سازی، دهانه ها، از یک طرف ساختار به کابل کواکسیل و از طرف دیگر به خط ریزنواریِ قرار گرفته در طراحی شما متصل خواهد شد. تمامی تمهیدات مورد نیاز برای شبیه سازی صحیح این گذار را توضیح در شبیه سازی خود لحاظ کنید. این بخش را HFSS یا CST شبیه سازی کنید.

نمودار تلفات بازگشتی و تلفات عبوری را رسم کنید. از این اتصال، تا چه فرکانسی میتوان استفاده کرد؟ بیشینه فرکانس قابل استفاده را با محدوده فرکانسی پیشنهادی سازنده کانکتور مقایسه کنید.

- ث) ساختار کلی را (به همراه گذار از کابل کواکسیل به خط ریزنواری) با استفاده از نرمافزار HFSS یا CST تحلیل کنید و با نتایج شبیهسازی ADS مقایسه کنید. نیازی به رسم کل ساختار از ابتدا نیست و میتوانید از Export کردن مدار Layout در ADS استفاده کنید.
- ج) پهنای باند ساختار طراحی شده را به ازای تلفات بازگشتی بزرگتر از +15 محاسبه و گزارش کنید. نمودار اختلاف فاز دهانههای خروجی را در این محدوده فرکانسی رسم کنید.
- چ) اختیاری: بررسی کنید که چگونه می توان نسبت تقسیم توان را در خروجیهای تزویج کننده تغییر داد. مراحل طراحی را برای تقسیم توان با نسبت ۱ به ۲ (در خروجیهای تزویج کننده) دنبال کنید. توجه داشته باشید که امپدانس دهانههای ورودی و خروجی 500 است. برای تطبیق امپدانس دهانههای ورودی و خروجی با امپدانسهای بدست آمده می توان از روشهایی مانند تبدیل کننده امپدانس ربع طول موج

استفاده کرد. بررسی کنید که استفاده از این روشها، چه مزایا و معایبی به دنبال دارد. ( Rat-race Coupler )

ح) نقشه برد مدار چاپی را مطابق فایل راهنما و بر اساس نقشه استاندارد (فایل Carrier\_Size.dwg) طراحی کرده و به صورت زیر نامگذاری کنید:

### StudentID Proj2 Exp3.dwg

نقشه برد مدار چاپی را به همراه فایل Word/LaTeX و pdf گزارش، در قالب یک فایل zip. ارسال کنید. نحوه نام گذاری فایل zip. مطابق قالب نامگذاری نقشه مدار چاپی باشد. تمامی فایلهای شبیه سازی را نیز پیوست کنید. البته نیازی به پوشههای مربوط به results نیست و می توانید با حذف آنها، حجم فایلهای تحویلی خود را شدیدا کاهش دهید.

## ۱- ۷- آزمایش شماره ۴: طراحی و ساخت تقسیم کننده توان ویلکینسون

برای آشنایی با تقسیم کننده توان ویلکینسون ، به کتاب پوزار مراجعه کنید. برای مقاومت  $\Omega$  100 مورد نیاز، سایز 0603 را در نظر بگیرید.

| Resistor size | Length | Width  |
|---------------|--------|--------|
| 1206          | 3.2mm  | 1.6mm  |
| 0805          | 2mm    | 1.25mm |
| 0603          | 1.6mm  | 0.8mm  |
| 0402          | 1mm    | 0.5mm  |
|               |        |        |

شكل (۱ - ۷) ابعاد چند شماره از مقاومتها

برای شبیهسازی EM در محیط ADS، باید مقاومت را از محیط شماتیک در مسئله قرار دهید. در مورد این موضوع جستجو کرده و روش آن را توضیح دهید و از آن برای شبیهسازی استفاده کنید. در شبیهسازی تمامموج در HFSS یا ADS نیز مستطیلی هم اندازه با مقاومت 0603 قرار دهید و با استفاده از قطعات Lumped در این برنامهها به عنوان شرط مرزی، شبیهسازی خود را انجام دهید.

الف) با استفاده از نرمافزار linecalc ابعاد تزویج کننده را محاسبه نمایید.

ب) ساختار تزویج کننده را با در نظر گرفتن ناپیوستگیها، در محیط شماتیک نرمافزار ADS شبیهسازی کنید و با رسم نمودار پارامترهای پراکندگی، نتایج را با اهداف طراحی مقایسه کنید. در صورت وجود اختلاف با اهداف طراحی، ساختار را بهینهسازی کنید. اختلاف فاز خروجیهای تزویج کننده را رسم نمایید. پ) ساختار تزویج کننده را در محیط EM نرمافزار ADS، شبیهسازی کنید. نمودار پارامترهای پراکندگی را رسم کرده و با اهداف طراحی مقایسه نمایید. در نهایت، ساختار تزویج کننده را در محیط EM بهینهسازی کنید. اختلاف فاز خروجیهای تزویج کننده را رسم نمایید.

**توجه:** قبل از بهینهسازی، به طور شهودی توضیح دهید که پارامترهای مسئله باید چگونه تغییر کنند تا پاسخ بدست آمده، به پاسخ مطلوب نزدیک تر شود.

ت) شبیه سازی گذار از کواکسیل به خط ریزنواری: با توجه به اطلاعات کانکتور (که در سایت درس بارگذاری شده است)، گذار از کابل کواکسیل به خط ریزنواری را شبیه سازی کنید. توجه نمایید که هنگام شبیه سازی، دهانه ها، از یک طرف ساختار به کابل کواکسیل و از طرف دیگر به خط ریزنواریِ قرار گرفته در طراحی شما متصل خواهد شد. تمامی تمهیدات مورد نیاز برای شبیه سازی صحیح این گذار را توضیح در شبیه سازی خود لحاظ کنید. این بخش را HFSS یا CST شبیه سازی کنید.

نمودار تلفات بازگشتی و تلفات عبوری را رسم کنید. از این اتصال، تا چه فرکانسی می توان استفاده کرد؟ بیشینه فرکانس قابل استفاده را با محدوده فرکانسی پیشنهادی سازنده کانکتور مقایسه کنید.

- ث) ساختار کلی را (به همراه گذار از کابل کواکسیل به خط ریزنواری) با استفاده از نرمافزار HFSS یا CST تحلیل کنید و با نتایج شبیهسازی ADS مقایسه کنید. نیازی به رسم کل ساختار از ابتدا نیست و میتوانید از Export کردن مدار Layout در ADS استفاده کنید.
- ج) پهنای باند ساختار طراحی شده را به ازای تلفات بازگشتی بزرگتر از +15 محاسبه و گزارش کنید. نمودار اختلاف فاز دهانههای خروجی را در این محدوده فرکانسی رسم کنید.
- چ) اختیاری: با به کارگیری روش مناسب، پهنای باند تقسیم کننده توان ویلکینسون را افزایش دهید. نمودار پارامترهای پراکندگی ساختار بهینه شده را رسم کرده و پهنای باند را گزارش کنید. نمودار اختلاف فاز دهانههای خروجی را رسم کنید. (راهنمایی: یکی از روشهای افزایش پهنای باند، استفاده از روش چند قسمت کردن تقسیم کننده توان است که برای آشنایی با آن می توانید به کتابها و مقالات مراجعه کنید. باید تئوری کار را توضیح داده و تمامی مراحل قبل را برای طراحی خود تکرار کنید.)
- ح) نقشه برد مدار چاپی را مطابق فایل راهنما و بر اساس نقشه استاندارد (فایل Carrier\_Size.dwg) طراحی کرده و به صورت زیر نامگذاری کنید:

### $StudentID\_Proj2\_Exp4.dwg$

نقشه برد مدار چاپی را به همراه فایل Word/LaTeX و pdf گزارش، در قالب یک فایل zip. ارسال کنید. نحوه نام گذاری فایل zip. مطابق قالب نامگذاری نقشه مدار چاپی باشد. تمامی فایلهای شبیه سازی را نیز پیوست کنید. البته نیازی به پوشههای مربوط به results نیست و می توانید با حذف آنها، حجم فایلهای تحویلی خود را شدیدا کاهش دهید.